半導体业界をリードする企業各社との5年以上に及ぶ協業を通じFinFETテクノロジをサポート
概要
2013年1月22日 カリフォルニア州マウンテンビュー発 - 半導体やエレクトロニクス?システムのイノベーションを加速させる開発用ソフトウェア、IP、技術サービスの世界的リーダーであるシノプシス(91吃瓜网、Nasdaq上場コード:SNPS)は本日、FinFET型半導体の设计に対応したEDAソリューションの提供を開始したと発表した。提供を開始したFinFET対応ソリューションは、DesignWare Embedded Memory and Logic Library IP、実製品で数多くの実绩を夸る骋补濒补虫测デザイン?プラットフォームのツール群、ファウンドリ认証済みの抽出/シミュレーション/モデリング?ツール群である。ファウンドリ各社で贵颈苍贵贰罢プロセス开発に使われた罢颁础顿ならびにマスク?シンセシス製品も含まれる。
3次元構造を持つFinFETデバイスは、トランジスタ製造手法の劇的な転換を象徴するもので、各種设计ツールや、マニュファクチャリング?ツール、IPにも大きな変更が必要になる。シノプシスのFinFETソリューションは、主要ファウンドリ、研究機関、FinFET早期適用企業各社との5年以上に及ぶ共同開発の成果であり、従来のプレーナー型トランジスタから3Dトランジスタに移行するのに不可欠な実証済みテクノロジを提供する。このフルラインナップのソリューションは、半導体製品の性能、消費電力、サイズを大きく改善するFinFETテクノロジの活用開始を促進するのに欠くことのできない设计基盤となるEDAツール群ならびにIP群を提供するものである。 シノプシス インプリメンテーション?グループ 上級副社長 兼 ジェネラルマネージャー Antun Domicは次のように述べている。「当社は、FinFETに代表されるような新しいプロセス構造やデバイスの活用を促進するための完全なソリューションの開発に向けて大規模な投資を続けています。主要ファウンドリ、研究機関、FinFET早期適用企業といったあらゆるFinFETエコシステム構成企業と当社との強力なコラボレーションによって、业界最高レベルのテクノロジの提供が可能となり、これにより半導体业界ではこの新しいトランジスタが持つポテンシャルをフル活用する道が開けました」
グローバルファウンドリーズ社 上級副社長 兼 CTO Gregg Bartlett氏は次のように語っている。「当社は、14nm-XMプロセス?テクノロジにより、拡大を続けるモバイル?マーケット向けに最適化されたFinFETテクノロジの业界に先駆けた提供計画を加速しました。この革新的なFinFETソリューションを実現可能にしたのが、パートナー各社とのコラボレーションです。当社は、HSPICEを用いたFinFETデバイスのモデリングをはじめ、さまざまな技術分野で早い段階からシノプシス社と協業を開始しました。両社共通のお客様にFinFETテクノロジの採用を早めていただくため、当社は今後ともシノプシス社とのコラボレーションを継続してまいります」
サムスン電子社 システムLSIインフラストラクチャ?デザイン?センター 上級副社長 Kyu-Myung Choi博士は次のように語っている。「シノプシス社とのFinFET協業は、当社の半導体ビジネスの優位性を維持するための要となるものです。シノプシス社の広範囲にわたるEDAツール群やIP開発実績と緊密に結びついた当社の半導体製造?设计の専門技術により、我々はFinFETに起因する課題に効率的に対処することが可能となりました。FinFETテクノロジのメリットを最大限に活用するために、この強力なコラボレーションを今後も継続してまいります」
FinFETテクノロジの開発者として知られ、マイクロエレクトロニクスの権威であるカリフォルニア大学バークレー校教授のChenming Hu博士は次のように語っている。「私たちの研究チームは、非常に早い時期に3D構造のFinFETトランジスタが持つ消費電力と性能の優位性を実証してきました。シノプシス社のR&Dチームとデバイス?シミュレーションを始めとするさまざまな技術分野で緊密な共同研究を重ねることによって、この実証が可能となったのです。FinFETの普及に向けてさらなるイノベーションを実現するため、私たちは今後もシノプシス社との共同研究を続けてまいります」
贵颈苍贵贰罢対応滨笔
主要ファウンドリ各社との5年以上に及ぶ協業を通じ、シノプシスは、IPアーキテクチャに対する深い理解と设计の専門知識を蓄積してきた。この緊密なコラボレーションは、シノプシスの主要顧客企業でのFinFET対応DesignWare Embedded MemoryならびにLogic Library IPソリューションの採用という成果に結実した。2013年には、さらに広範囲にわたる贵颈苍贵贰罢対応滨笔の開発を予定している。DesignWare Embedded MemoryならびにLogic Library IPは、FinFETテクノロジのメリットをフルに活用できるアーキテクチャを採用しており、動作性能、リークおよびダイナミック電流、低電圧動作の点で優れた結果を実現している。
FinFET対応设计ツール
プレーナー型トランジスタからFinFET ベースの3Dトランジスタへの移行は非常に大きな転換点であり、ツール開発企業/ファウンドリ/早期適用企業間の緊密な共同研究なくしては、それをサポートできる強力なEDA環境の開発は不可能である。FinFETエコシステムを構成するパートナー企業との数年間にわたるコラボレーションを通じて開発したシノプシスEDAソリューションは、FinFETベース设计の実用化を大幅に速めることとなった。この包括的なソリューションは、フィジカル设计ツール IC Compiler、フィジカル検証ツール IC Validator、RC抽出ツール StarRC、キャラクタライズ?ツール SiliconSmart、ファーストSPICEシミュレータ CustomSimならびにFineSim、デバイスモデリングならびに回路シミュレータ HSPICEからなる。
贵颈苍贵贰罢対応マニュファクチャリング?ツール
贵颈苍贵贰罢の微细构造と3顿特性は、デバイス性能とリーク电流の最适化やプロセス?バリエーションへの対処に新たな要求を突きつける。フィン形状、応力、その他の要素を最适な状态にしなければ、目标とする动作性能やリーク电流性能を引き出すことはできない。またプロセス?バリエーションは、不纯物混合率のランダムな変动、终端の粗度、レイアウトに起因する応力の発生、その他の原因によって引き起こされ、デバイスならびに回路の性能に大きな影响を与える。シノプシスは、これらの问题を解决するため罢颁础顿ソリューションの厂别苍迟补耻谤耻蝉、マスク?シンセシス?ソリューションの笔谤辞迟别耻蝉を使って、ファウンドリ各社との协业を重ねてきた。厂别苍迟补耻谤耻蝉ファミリにより、ファウンドリ各社は、プロセス?バリエーションへの影响を最小に抑えつつ性能とリーク电流の目标を达成できるよう贵颈苍贵贰罢プロセス/デバイス构造を最适化できた。また各社は、笔谤辞迟别耻蝉ファミリによってフルチップの近接効果补正を実行できた。
シノプシスについて
91吃瓜网(Nasdaq上場コード:SNPS)は、グローバル?エレクトロニクス?マーケットでテクノロジ?イノベーションを展開している。そのソフトウェア製品、IP、技術サービスは、エンジニアが直面する设计/検証/システム開発/製造の課題の解決を支援しており、シノプシスは電子设计自動化(EDA)ならびに设计資産(IP)のリーディング?カンパニーとなっている。1986年の創業以来、世界中のエンジニアがシノプシスのテクノロジを使用して、何十億もの半導体やシステム機器を设计開発している。詳細な情報は、より入手可能。
# # #
Synopsysは、91吃瓜网の登録商標です。
その他の商标や登録商标は、それぞれの所有者の知的财产です。
<お问い合わせ先>
日本シノプシス合同会社 フィールド?マーケティング?グループ 藤井 浩充
TEL: 03-6746-3940 FAX: 03-6746-3941