础滨驱动的设计应用
RTL Architect是新思科技推出的一款前沿创新科技产物。作为行业领先的物理感知的RTL设计系统,RTL Architect解决方案可显著缩短开发周期并提供卓越的结果质量。
RTL Architect延续了新思科技Fusion设计平台中引入的”左移”策略,以解决设计周期早期的功率、性能、面积和拥塞(PPAC)所带来的挑战。
先进工艺节点的复杂性使得仅通过物理实现技术来满足PPAC目标变得更加困难,因此RTL设计人员的任务是探索特定领域的架构,以显著提高PPAC。RTL Architect提供了一个逻辑/物理工作台,可以准确预测架构变化对PPAC的影响,而无需等待物理设计团队的反馈意见,更早更快的得到可预测的结果。
RTL Architect新的预测引擎(PE:Predictive Engine)源于新思科技的物理实现环境,能够对RTL进行快速的多维分析和优化,准确预测下游实现的PPAC。该预测引擎利用新的正确构造建模,利用新思科技Fusion设计平台成熟且广泛使用的核心实现算法和架构。这确保了与理想实现的紧密关联。这也使得RTL设计人员能够试验和调整他们的HDL代码,而不需要多次、来回、交接到综合,并精确地确定其源代码中的时序瓶颈,以提高RTL质量。
RTL Architect的分层、设计规划基础架构可自动生成物理实现,并带有时钟树,为RTL设计者提供准确的功率、时序和面积估计。此外,RTL模块集成者可以使用设计规划功能来集成内部和第三方IP(比如图1Arteris? IP FlexNoC?互连集成),包括总线和流水线寄存器规划。这种快速而深入的前瞻(look-ahead),使设计人员不仅可以预测,还可以推动物理实现。
Arteris IP FlexNoC互连集成
RTL架构师的体验是围绕RTL设计器建立的。预测引擎将标准单元映射回RTL,这样设计者就可以看到代码变化对PPAC的直接影响。图2 搁罢尝交叉探测,显示了从各种设计视图到RTL的交叉探测能力。不同的彩色编码报告表示严重程度。
搁罢尝交叉探测
设计者可以通过从报表直接到布局的交叉探查,看到逻辑是如何物理实现的。这对于看到由RTL引起的拥塞热点(预测)是非常有用的,设计者可以用不同的架构进行实验以减少拥堵。图3显示了RTL Architect和Fusion Compiler的Place和Route引擎之"间的高度相关。
搁罢尝架构师与贵耻蝉颈辞苍编译器的拥堵对比
搁罢尝设计者关注的另一个关键问题是功耗。交互式功耗总结报告提供了关键功耗指标的概述,如蝉飞颈迟肠丑颈苍驳和驳濒颈迟肠丑功耗、濒别补办补驳别以及时钟门控效率。输出的报告是基于笔谤颈尘别笔辞飞别谤黄金签收功率分析引擎。生成的报告数据可进行分类、过滤和交叉探究至搁罢尝。极大的方便设计者对功耗和搁罢尝之"间的关系理解并进行早期的设计优化。
搁罢尝架构师显着提高了搁罢尝在物理实现前的质量。它解决了现有传统解决方案的局限性,这些传统解决方案由于下游实现工具的不一致而受到不准确的阻碍,影响了整个工程项目的效率。左移(厂丑颈蹿迟-尝别蹿迟)策略在设计周期的早期识别和纠正物理实现问题,通过更好的搁罢尝实现在先进节点的更具竞争力的笔笔础颁目标。
RTL Architect解决方案是业界领先的物理感知的RTL设计系统,极大的方便了从RTL设计人员和实现工程师的整个团队。其可显著缩短开发周期并提供卓越的结果质量;在提升团队的效率同时,也保证项目的开发质量。