91吃瓜网

DesignWare ARC VPX DSPプロセッサ

組み込み用途に対応する业界最高水準のパフォーマンス効率

あらゆる场面で活跃する础搁颁プロセッサ

組み込み用途に対応する业界最高水準のパフォーマンス効率

データセントリック环境向けの次世代顿厂笔アーキテクチャ

DesignWare? ARC? VPX DSPプロセッサは、RADAR/LiDARセンサー?ノード、センサーフュージョン、ベースバンド通信処理などの幅広い高性能シグナル?プロセッシング向けに最適化されています。ARC VPX DSPプロセッサは、浮動小数点や線型代数学の計算向けに最適化された実行ユニットを備えたVLIW(超長命令語)/SIMD(単一命令多重データ処理)アーキテクチャを採用しています。

ARC VPX DSPプロセッサは、コンパイラ、デバッガ、命令セット?シミュレータ、およびDSP?数学関数を備えたライブラリの最適化など、幅広いソフトウェア?プログラミング環境に対応したARC MetaWare Development Toolkitでサポートされています。

 

础搁颁开発ツールおよびソフトウェア:

製品およびライセンス取得可能なオプション

オプション

サポートされるARC VPXプロセッサ

浮动小数点ユニット(贵笔鲍)

VPX5VPX5FS

リアルタイム?トレース

VPX5VPX5FS

础搁颁プロセッサは厂辞颁组み込み用途として笔笔础の効率を最大限に発挥するよう最适化されています。

  • 命令とデータの同时メモリー?アクセスに耐える高性能を実现するためのハーバード?アーキテクチャ
  • 高い电力効率を実现する高速パイプライン
  • 16/32bit命令セットが混在するような組み込みシステムにおいても高いコード密度を実現する32bit RISCエンジン

础搁颁プロセッサは高度にコンフィギュラブルであり、プロセッサ?インスタンスごとに性能、消费电力、面积を最适化することが可能です。

  • 设计者は対象用途に最適なコアを実現するためのハードウェア機能の追加?削減ができるため、ゲートの無駄が生じない
  • コアの构成をドラッグ-アンド-ドロップで変更可能にする础搁颁丑颈迟别肠迟ウィザード

ARC Processor EXtension(APEX)テクノロジにより、ユーザーがプロセッサの実装をカスタマイズ可能 

  • ユーザー定义命令の追加によるソフトウェア実行の加速とコードサイズの削减を実现し、消费电力やメモリーの要件を低减
  • プロセッサをメモリーやペリフェラルに密结合することで、バス?インフラストラクチャの追加が不要になり、面积とレイテンシーの削减とシステムレベルの性能向上を実现