91郭肱利

DesignWare ARC VPX DSPプロセッサ

ARC VPX DSPプロセッサ鴛永を旋喘してNLPをエッジに卞咾垢

スマ`ト?スピ`カ`と咄蕗崙囮デバイスは徭隼冱ZI尖NLPを聞喘した勣箔を尖盾する嬬薦が鯢呂靴弔弔△蠅泙后このデモでは、ARC VPX DSPプロセッサ鴛永でNLPをクラウドからMみzみエッジ?デバイスに卞咾垢襦詰レイテンシ`で薦紳覆れた圭隈をごB初します。

デ`タセントリック桟廠鬚韻隆諒栖禽皆永ア`キテクチャ

DesignWare? ARC? VPX DSPファミリ`は、IoTセンサ`の蛮栽、レ`ダ`およびLiDARI尖、エンジン崙囮、咄蕗/咄蕗JR、徭隼冱ZI尖、その麿のエッジAIアプリケ`ションなどのMみzみワ`クロ`ドの耕嗤のM薦、來嬬、中ePPA勣周鬚韻没釼m晒されています。ARCv2DSP凋綜セットを児PとするVPXプロセッサは、128ビットVPX2、VPX2FSおよび256ビットVPX3、VPX3FSgZベクトルで嘛し、揖じVLIWVery Long Instruction Word些L凋綜Z/SIMDg匯凋綜}方デ`タア`キテクチャをベ`スに_kされた屡贋の512ビットVPX5およびVPX5FSをa頼します。

芦畠來が晒されたARC VPXxFSプロセッサは、メモリやインタ`フェイスの`り屎憲催ECC隠o、セ`フティ?モニタ、ロックステップCなどのハ`ドウェアの芦畠C嬬を喜dし、C嬬芦畠を_隠するための恷もしい勣周を協めたISO 26262 ASIL B、ASIL C、ASIL Dク颪_撹を屶址します。

VPXプロセッサは、VPXハ`ドウェア?ア`キテクチャ喘に蒙eに恷m晒されたベクトルL掲卆贋のソフトウェア?プログラミング?モデルを根む、シノプシスのARC MetaWare Developmentツ`ルによってサポ`トされています。MetaWareコンパイラの徭咼戰トル晒C嬬は、シ`ケンシャル?コ`ドをベクトル處麻にQし、スル`プットの鯢呂gFします。

粥檎遺蝕kツ`ルおよびソフトウェア

u瞳およびライセンス函誼辛嬬なオプション


粥檎遺プロセッサは皆看遺怏みzみ喘余として永永粥の紳覆鰈邊麩泙飽k屍するよう恷癖晒されています。

  • 凋綜とデ`タの揖扮メモリ`?アクセスに塚える互來嬬をg屬垢襪燭瓩離路`バ`ド?ア`キテクチャ
  • 互い窮薦紳覆g屬垢觚瀚戰僖ぅ廛薀ぅ
  • 16/32bit凋綜セットが詞壓するようなMみzみシステムにおいても互いコ`ド畜業をgFする32bit RISCエンジン

粥檎遺プロセッサは互業にコンフィギュラブルであり、プロセッサ?インスタンスごとに來嬬、継窮薦、中持を恷癖晒することが辛嬬です。

  • 譜柴宀は靡値召没釼mなコアをgFするためのハ`ドウェアC嬬の弖紗?pができるため、ゲ`トのojが伏じない
  • コアの更撹をドラッグ-アンド-ドロップで筝辛嬬にする粥檎遺鞄庄岳艶界岳ウィザ`ド

ARC Processor EXtensionAPEXテクノロジにより、ユ`ザ`がプロセッサのg廾をカスタマイズ辛嬬 

  • ユ`ザ`協吶凋綜の弖紗によるソフトウェアg佩の紗堀とコ`ドサイズの受をg屬掘∀継窮薦やメモリ`の勣周を詰受
  • プロセッサをメモリ`やペリフェラルに畜潤栽することで、バス?インフラストラクチャの弖紗が音勣になり、中持とレイテンシ`の受とシステムレベルの來嬬鯢呂g