础滨驱动的设计应用
智能扬声器和语音控制设备正在通过自然语言处理 (NLP) 更好地了解请求。此演示展示了 ARC VPX DSP 处理器 IP 如何将 NLP 从云端移动到嵌入式终端设备,以实现优异的延迟和出色的能效。
DesignWare? ARC? VPX DSP 系列针对嵌入式工作负载的独特功率、性能和面积 (PPA) 要求进行了优化,例如物联网传感器融合、雷达和激光雷达处理、发动机控制、语音/言语识别、自然语言处理和其他终端 AI 应用。VPX 处理器基于增强型 ARCv2DSP 指令集,在 128 位(VPX2、VPX2FS)和 256 位(VPX3、VPX3FS)矢量字上运行,根据相同的超长指令字 (VLIW)/单指令多数据 (SIMD) 架构补充现有的 512 位 VPX5 和 VPX5FS。
安全增强型 ARC VPXxFS 处理器集成了硬件安全特性,包括针对内存和接口的纠错码 (ECC) 保护、安全监测器和锁步机制,有助于设计人员达到最严格的 ISO 26262 ASIL B、ASIL C 和 ASIL D 功能安全合规水平。
VPX 处理器由 Synopsys ARC MetaWare 开发工具包支持,可提供专门优化 VPX 硬件架构的可变矢量长度软件编程模型。MetaWare 编译器的自动矢量化功能将顺序代码转换为矢量操作可实现最大吞吐量。
可扩展的 DSP 处理器
? 人工智能、物联网、汽车、语音处理
? 128 位、256 位、512 位矢量 SIMD/VLIW
?浮点和线性代数计算引擎
适用于安全攸关的汽车应用的可扩展 DSP
?双核锁步处理器
?自检安全监控器
?支持 ASIL B、C、D 级别标准
ARC 处理器经过优化,可实现嵌入式 SoC 行业最佳的性能/功耗/面积 (PPA) 效率。
ARC 处理器具有高度可配置性,使设计人员能够优化 SoC 上每个处理器实例的性能、功耗和面积。
ARC Processors EXtension (APEX) 技术使用户可以自定义其处理器实施程序。